Clientes OEM/Incorporados: por favor, contacten a nuestro departamento de ventas para obtener precios por volumen, opciones de empaque de nivel MSL3 y asistencia con su aplicación.
Nota: Este módulo no es necesario para las placas FPGA de Digilent, ya que nuestras placas están diseñadas con esta funcionalidad de manera nativa.
El módulo de programación en superficie (SMT2) de joint test action group (JTAG) es un módulo compacto, completo y completamente autónomo para la programación de matrices de compuertas programables en campo (FPGAs) de Xilinx®. El módulo se puede acceder directamente desde las herramientas de Xilinx, incluyendo iMPACT™, ChipScope™ y EDK. Los usuarios pueden cargar el módulo directamente en una placa de destino y reflowarlo como cualquier otro componente.
El JTAG-SMT2 utiliza una fuente de alimentación principal de 3.3V y una fuente de referencia (Vref) separada para impulsar las señales JTAG. Todas las señales JTAG utilizan buffers de tres estados de alta velocidad y 24mA que permiten tensiones de señal desde 1.8V hasta 5V y velocidades de bus de hasta 30MBit/sec. El bus JTAG se puede compartir con otros dispositivos ya que los sistemas mantienen las señales JTAG en alta impedancia, excepto cuando se impulsan activamente durante la programación. El módulo SMT2 está certificado por CE y cumple completamente con las directivas de EU RoHS y REACH. El módulo utiliza un cable estándar de tipo A a micro-USB disponible para su compra en Digilent, Inc.
Los usuarios pueden conectar las señales JTAG directamente a las señales correspondientes en la FPGA. Para obtener mejores resultados, monta el módulo junto al borde de la PCB anfitriona sobre un plano de tierra. Aunque los usuarios pueden ejecutar trazas de señal en la parte superior de la PCB anfitriona debajo del SMT2, Digilent recomienda mantener el área inmediatamente debajo del SMT2 despejada. Nota: Mantén la impedancia entre el SMT2 y la FPGA por debajo de 100 Ohms para operar el JTAG a máxima velocidad. El SMT2 mejora el SMT1 con la adición de tres pines de entrada/salida de propósito general (GPIO0 - GPIO2) y soporte para la interconexión de objetivos JTAG IEEE 1149.7-2009 en modos de 2 y 4 hilos.
- Solución de programación/depuración JTAG compacta y completa para FPGAs Xilinx
- Compatible con herramientas Xilinx
- Compatible con IEEE 1149.7-2009 Clase T0 - Clase T4 (incluye JTAG de 2 hilos)
- El pin GPIO permite que el software de depuración reinicie el núcleo del procesador de la plataforma Zynq™ de Xilinx
- Alimentación única de 3.3V
- Vref separado impulsa las tensiones de las señales JTAG; Vref puede ser cualquier voltaje entre 1.8V y 5V
- Puerto USB2 de alta velocidad que puede impulsar el bus JTAG/SPI a hasta 30Mbit/sec (frecuencia ajustable por el usuario)
- Solución de programación SPI (modos 0 y 2 hasta 30Mbit/sec, modos 1 y 3 hasta 2Mbit/sec)
- Utiliza conector USB2 micro-AB
- Módulo de montaje en superficie de pequeño factor de forma que se puede cargar directamente en placas de destino
- Un circuito similar está disponible como un cable de programación independiente; consulta el JTAG-HS2 de Digilent
- Regulador lineal Analog Devices ADP123AUJZ
- Totalmente compatible con el software Adept y el SDK de Digilent
Cumplimiento de productos: - HTC: 8471801000
- ECCN: EAR99
Kit de producto JTAG SMT2